1. Implementación de una función lógica: Diseñar un circuito combinacional que implemente la función lógica F(A, B, C) = A'B + AC.



2. Simplificación de una expresión lógica: Simplificar la expresión lógica F(A, B, C, D) = ABC + AB'D + ACD' utilizando álgebra de Boole y mapas de Karnaugh.

3. Multiplexor: Diseñar un circuito combinacional que implemente un multiplexor 4:1 utilizando compuertas lógicas.



| S = M' N' w + M | ' N x + M N | ' y + M N z |
|-----------------|-------------|-------------|
|-----------------|-------------|-------------|

| М | N | W | X | у | Z | S |
|---|---|---|---|---|---|---|
| 0 | 0 | 1 | 0 | 0 | 0 | w |
| 0 | 1 | 0 | 1 | 0 | 0 | X |
| 1 | 0 | 0 | 0 | 1 | 0 | у |
| 1 | 1 | 0 | 0 | 0 | 1 | Z |

4. Comparador de números de 2 bits: Diseñar un circuito combinacional que compare dos números de 2 bits A y B, y produzca una salida de 1 si A > B, 0 si A = B, y -1 si A < B.



| Α0 | A1 | В0 | B1 | S0 (A>B) | S1 (A==B) | S2 (A <b)< th=""></b)<> |
|----|----|----|----|----------|-----------|-------------------------|
| 0  | 0  | 0  | 0  | 0        | 1         | 0                       |
| 0  | 1  | 0  | 0  | 1        | 0         | 0                       |
| 1  | 0  | 0  | 0  | 1        | 0         | 0                       |
| 1  | 1  | 0  | 0  | 1        | 0         | 0                       |
| 0  | 0  | 0  | 1  | 0        | 0         | 1                       |
| 0  | 1  | 0  | 1  | 0        | 1         | 0                       |
| 1  | 0  | 0  | 1  | 1        | 0         | 0                       |
| 1  | 1  | 0  | 1  | 1        | 0         | 0                       |
| 0  | 0  | 1  | 0  | 0        | 0         | 1                       |
| 0  | 1  | 1  | 0  | 0        | 0         | 1                       |
| 1  | 0  | 1  | 0  | 0        | 1         | 0                       |
| 1  | 1  | 1  | 0  | 1        | 0         | 0                       |
| 0  | 0  | 1  | 1  | 0        | 0         | 1                       |
| 0  | 1  | 1  | 1  | 0        | 0         | 1                       |
| 1  | 0  | 1  | 1  | 0        | 0         | 1                       |
| 1  | 1  | 1  | 1  | 0        | 1         | 0                       |

5. Codificador: Diseñar un circuito combinacional que implemente un codificador 4:2 utilizando compuertas lógicas.



| D0 | D1 | D2 | D3 | Υ | Z |
|----|----|----|----|---|---|
| 1  | 0  | 0  | 0  | 0 | 0 |
| 0  | 1  | 0  | 0  | 0 | 1 |
| 0  | 0  | 1  | 0  | 1 | 0 |
| 0  | 0  | 0  | 1  | 1 | 1 |